サンプリングレートコンバーター

  • お問い合わせ

AK412Xシリーズはステレオ/マルチチャンネルのサンプリングレートコンバーターです。PLLもしくは発振器を内蔵しマスタクロックを必要としませんので、非常にシンプルな構成がとれます。スタジオ機器やハイエンドのカーオーディオ/DVDレコーダ等、異なるサンプリングレートを持つデータラインとの接続用途に最適です。

AK4128A/AK4129 : 高性能216kHz対応8ch/6ch非同期サンプリングレートコンバーター

AK4128A/AK4129は8ch/6chのディジタルサンプリングレートコンバーターです。入力された8kHz~216kHzの範囲にあるサンプリングレートのオーディオソースを8kHz~216kHzのサンプリングレートに変換して出力します。マスタモード、TDMデータインタフェースへ対応し、非同期な複数のステレオデータの同時入力へも対応します。マルチチャンネルを必要とするハイエンドのカーオーディオ/DVDレコーダ等、異なるサンプリングレートを持つデータラインとの接続用途に最適です。

Part# Data
Sheet
Automotive
Qualified
SRC
Ch#
Bits Input
fs (FSI)
Output
fs (FSO)
DR Vdd Package Control IF




Bits kHz kHz dB V    
   
AK4120VF2208 to 4832 to 961173.324VSOP3-wire / HW
AK4122AVQ2248 to 9632 to 961173.348LQFP4-wire
AK4127VFYes2248 to 2168 to 2161403.330VSOPHW
AK4128AEQ8248 to 2168 to 2161403.364LQFPHW
AK4128AVQYes8248 to 2168 to 2161403.364LQFPHW
AK4129VQYes6248 to 2168 to 2161403.364LQFPHW
AK4132VTYes2248 to 968 to 481003.3 / 1.8
16TSSOPHW
AK4133VNYes2248 to 1928 to 481103.3 / 1.8
20QFNHW
AK4136VQ2328 to 3848 to 3841763.3/1.848LQFP
AK4137EQ2328 to 7688 to 7681863.3/1.848LQFP

FAQs
(Frequently Asked Questions)

サンプリングレートコンバータ (SRC)
よくある質問と回答

Questions

[Q4001] データ出力フォーマットに関して、LSBのデータを出力した後のSDTOの出力レベルはどのようになりますか?(不定、Hレベル、Lレベル?)

[A4001] SDTOピンは、Lowレベル出力となります。

[Q4002] 入力Bit長設定より長いbit長のデータを入力した場合、下位のデータはどうなりますか?
例:入力データbit長:20bit、入力データ24bitの場合下位4bitはどうなりますか

[A4002] 下位のデータはSRC内部に取り込まれません。

[Q4003] SRC製品のDITHER設定をON状態で、ゼロデータを入力した場合SRC出力はどうなりますか?

[A4003] SRCは、Zeroデータが出力します。

[Q4004] AK4121Aで入出力間のGroupDelayを教えて下さい。

[A4004] Group Delayは下記の計算式で算出できます。出力Portのフォーマットによって異なります。
1.output format :LSB/MSB justifiedの時:Group Delay =55/fsi+2.5/fso
2.output format :I2Sの時:Group Delay =55/fsi+2.0/fso
(Sample Rate 入力:fsi、出力:fso)
但し1fsi/1fso程度の差はあります。

[Q4005] AK4127で入力のLRCK/BICKが止まった場合どうなりますか?その後通常の信号(BICK,LRCK,SDTIデータ)を再度入力したら通常動作に戻りますか?

[A4005] 入力側のLRCK/BICKが止まると内蔵PLLがUNLOCK状態となりSDTO出力がゼロになります。この時出力が突然ゼロになるのでボツ音が発生します。ソフトミュート機能またはゼロデータを入れる事でボツ音を回避する事が可能です。その後再度LRCK/BICK入力されるとPLLがロックし、通常の立ち上がり動作をします。クロック入力後100ms後には正常なデータが出力されます。

[Q4006] AK4127の入出力間のGroupDelayを教えて下さい。

[A4006] AK4127の出力遅延時間は、以下の通りです。
Group Delay:54/fsi+2/fso
(Sample Rate 入力:fsi、出力:fso)
但し1fsi/1fso程度の差はあります。

[Q4007] AK4127でPLLの参照クロック(REFCLK)を選択する時の考え方を教えてください。

[A4007] REFCLKの周波数が早い方がロックしやすく、ロック時間も早いとうメリットがあります。

[Q4008] AK4128Aで同期モードで入力TDMフォーマットのデータ(48KHz,24bit)を4系統ステレオI2S(44.1KHz,16bit)データに変換可能でしょうか?

[A4008] サンプリングレート変換、bit長変換が可能です。

[Q4009] AK4128Aを動作させるために Input Port側のマスタクロック(IMCLKピン)の入力は必要でしょうか?

[A4009] IMCLKは必ずしも必要ありません。各入力ポートIBICK, ILRCKでデータを取り込めます。 IMCLKクロックは、SRCの出力ポートに接続されるコンバータのMasterClockとして使用が可能です。

[Q4010] AK4128AにおいてGroup Delay時間を教えてください。 また、ブロック図に「DEM」、「FIR」、「SRC」機能がそれぞれ描かれていますが、Group DelayはFIRが大部分でしょうか?「DEM」,「SRC」部の遅延はありますか?

[A4010] AK4128Aの出力遅延は、64fs=54fsi+10fsoとなります。ただし、1fs程度の誤差はございます。(55fsi+9fsoもしくは53fsi+11fso)
入力側遅延の54fsiのほとんどはFIR部分です。DEM部分は遅延はありません。SRCの遅延は10fsoです。

[Q4011] AK4128A, AK4129のバイパスモード設定時で、入力から出力までのGroup Delayを教えてください。

[A4011] 入力、出力ポートのAudioデータフォーマットにより異なります。
 入力      出力
 I2S   → I2S以外   :   2.5/fs
 I2S       → I2S         :    2.0/fs
 I2S以外 → I2S以外   :   3.0/fs
 I2S以外 → I2S         :    2.5/fs

[Q4012] AK4129で入力24bit→出力16bitの場合、残りのビット信号8bit分はどのように処理されますでしょうか?

[A4012] SRCブロックは24bitで処理されます。しかし16bit出力設定にした時は、SRCの結果を16bitで丸めて出力します。

[Q4013] AK4129で下記の変換は可能でしょうか?
TDM data input(fs192/96kHz) → TDM data output(fs 48kHz)

[A4013] 入出力ポートともTDMモードは対応していますが、サンプルレートのmaxは、48kHzです。

[Q4014] AK4129で下記の変換は可能でしょうか?
TDM data input(fs48kHz)+TDM data input(fs48kHz) → TDM data output(fs 96kHz)
  (入力TDMは非同期)

[A4014] 非同期の2つのTDMソースを変換する機能はありません。また出力側fsが仕様外となります。

[Q4015] AK4129で下記の変換は可能でしょうか?
TDM data input(fs48kHz)+I2S 2ch data input(fs48kHz)→ TDM data output(fs 96kHz)
  (入力源は非同期)

[A4015] TDMとI2Sの2つの入力ソースを変換する機能がございません。また出力側fsが仕様外となります。

[Q4016] AK4129で下記の変換は可能でしょうか?
I2Sx3 data input(fs48KHz) →TDM data output(fs192KHz)

[A4016] AK4129は、出力portのTDM formatはfsは192KHzは対応しておりません。48KHzまで対応しています。入力側portは、非同期、同期両方に対応しています。

[Q4017] AK4129で下記の変換は可能でしょうか?
32bit/slotのTDMフォーマットは対応していますが、これを24bit/slotのTDMフォーマットには対応していますか?

[A4017] AK4129ではTDMフォーマットは、1Slotあたりのbit数は32bit固定ですので24bitに詰めるという使い方はできません。

[Q4018] AK4129でクロックを切り替える場合、パワーダウンするかRSTNbitを0にするように記載がありますが、パワーダウン/リセットをしないとどのような影響がありますか?

[A4018] パワーダウンをせずにクロックの切り替えを行うと異音出力される可能性があります。
パワーダウン/RSTNbitを入れて頂くのが第一ですが、Muteをかけて周波数変更を行い、一定時間(仕様書参照)待ち、Muteを解除する方法もあります。

お問い合わせは こちらへ

関連コンテンツ

Page Top